【数字IC基础】时序分析之关键路径(Critical Path)、优化方法
创始人
2024-03-14 09:01:05
0次
文章目录
- 一、关键路径(Critical Path)?
- 二、如何优化关键路径(Critical Path)?
- 2.1 Pipeline(组合逻辑插入寄存器)
- 2.2 寄存器平衡(重定时Retiming)
- 2.3 操作符平衡(加法树、乘法树)
- 2.4 消除代码优先级(case代替if…else)
- 2.5 逻辑复制
- 2.6 关键信号后移
一、关键路径(Critical Path)?
- 1、关键路径:指同步逻辑电路中,组合逻辑时延最大的路径,也就对应着
STA中的Tcomb
- 2、在STA一节中,我们提到:静态时序分析能够识别关键路径,并且给出了Tcomb_max的公式:
相关内容